|
|
|
|
|
|
〃晶体管-晶体管逻辑到互补型金属-氧化物-半导体〃的输入缓冲器<%=id%> |
|
|
|
作用,连通在正电源V-[DD]和CMOS第一反相器(30)的输入端之间的电压提升电路,检测输入信号从"0"到"1"的突变,并把TTL逻辑1信号提升到能阻止CMOS反相器中的P沟道晶体管(32)导通的电平.然后,电压提升电路与此管的输入端断开,侠此输入端不被正电流充电.
[权项] 一种“TTL到CMOS”的输入缓冲器,用来接收一种具有相联的TTL电压电平的第一(“0”)和第二(“1”)逻辑状态之一的输入信号,提供相联的CMOS电压电平的相应输出逻辑信号,它包括: CMOS第一反相器(30),它对上述TTL输入逻辑信号起作用,产生相反逻辑状态的第一CMOS逻辑信号作为输出信号; CMOS第二反相器(38),它对上述CMOS第一反相器产生的第一CMOS逻辑信号起作用,提供一个与上述TTL输入逻辑信号的逻辑状态相同的第二CMOS逻辑信号作为输出信号; 其特征在于: 突变检测器(44),它对上述TTL输入逻辑信号和第二CMOS逻辑信号两者起作用,产生一个突变输出控制信号作为输出信号;和 电压提升装置(50),它对上述第二CMOS逻辑信号和上述突变输出控制信号起作用,当上述TTL输入逻辑信号从第一逻辑状态变成第二逻辑状态时,在上述第一CMOS反相器的输入端提供一个增压信号。 [审批历史] 因费用终止日2001年7月25日
.
.
中国科技资讯网
.
|
|
|
|
设为首页 | 加入收藏 | 广告服务 | 友情链接 | 版权申明
Copyriht 2007 - 2008 © 科普之友 All right reserved |