|
|
|
|
|
|
基于双8b/10b编码器的16b/20b编码器逻辑实现方法<%=id%> |
|
所属分类: |
新型材料 |
项目来源: |
自创 |
技术持有方姓名: |
中国科学院计算技术研究所 |
所在地域: |
北京 |
是否中介: |
否 |
是否重点项目: |
否 |
技术简介: |
该发明专利是一种基于双8b/10b 编码器的16b / 20b 编码器逻辑实现方法;涉及数字通信技术领域。 该专利在两个8b /1Ob 编码器基础上构造16b / 2Ob 编码器,解决了直接由两个8b / 10b 编码器构成16b / 2Ob 编码器用于DDR 数据源时的时序紧张问题。在使用很少一部分逻辑资源的条件下,简洁地实现了8b / 1Ob 编码器的游程偏移预测.,避免了使编码器单元成为整体逻辑的关键路径的情况,同时保证双沿数据的8b / 1Ob 游程规范性。 该专利提出的利用预测的游程偏移作为8b / 10b 编码器的游程偏移输人端来强制控制8b / 1 Ob 编码器的输出编码极性的方案,可以类推到更大规模的8b / 1Ob 编码生成集的实现。
|
|
|
|
|
设为首页 | 加入收藏 | 广告服务 | 友情链接 | 版权申明
Copyriht 2007 - 2008 © 科普之友 All right reserved |