项目文件: |
发明文摘及技术可行性分析 一种基于FPGA的高精度任意波形发生器,包括PC、EPC2、接口电路、晶振、时标
控制器、相位累加器、波形RAM区、波形个数控制器、幅度直流分量控制电器、
D/A转换器、低通滤加器,其中波形发生器的核心电路集成于FPGA中,且波形发
生器中的时标控制器是按Z=fv/rp开方of。对晶振进行分频,本发明可产生用户
选定或定义的任意波形,且在低频段,其频率相对精度可达到很高并保持恒定,
大大提高了DDS任意波形发生器在低频段的频率相对精度。 投产条件 简单易行,一般电子企业均可投产。 成本及利润评估 对0.0116H2-10MHz、步进0.0116Hz,低频频率精度可高达2.5×10-5,初相0-
360°可调,占空比0~1,步进0.025%,输出幅度-8V~8V,步进5mv,其成本可
控制在400元/台,市场价2000元/台,本仪器具有虚拟与智能二种工作方式。 转让方式及条件 面谈或电话联络。 备注
|