|
|
|
|
|
|
位线控制译码器电路,半导体贮存器件及其数据读出方法<%=id%> |
|
|
|
提供了虚拟地型非易失性半导体贮存器件,它能够有效地抑制流到相邻单元的泄漏电流,由此达到高速度读出。在读出期间,把地电位GND加到被连接到要被读出的一个存储器单元晶体管NC04的源极区域的位线 L5。而且,读漏极偏置电位Vread被加到连接到该存储器单元晶体管MC04的漏极区域的位线 L4。被连接到第一相邻存储器单元晶体管MC03的漏极区域的位线被设置成浮置状态。等于读漏极偏置电位Vread的电位Vdb被加到连接到第二相邻存储器单元晶体管MC02的漏极区域的位线 L2。
主权项
权利要求书
1.虚拟地型非易失性半导体贮存器件,它具有:多个以矩阵形式
排列的非易失性存储器单元晶体管;多条字线,用于执行行选择;和
多条位线,用于执行列选择,其中一个存储器单元晶体管的源极区域
和漏极区域分别与在相邻地位于在行的方向的一侧的存储器单元晶体
管的漏极区域和在相邻地位于在行的方向的另一侧的存储器单元晶体
管的源极区域共同地形成,以及该共同地形成的源极和漏极区域被连
接到位线,该虚拟地型非易失性半导体贮存器件包括:
用于在读出期间把地电位加到被连接到要被读出的一个存储器单
元晶体管的源极区域的位线的装置;
用于把读漏极偏置电位加到被连接到该一个存储器单元晶体管的
漏极区域的位线的装置;
用于把被连接到相邻地位于该一个存储器单元晶体管的行的方向
的另一侧的第一相邻存储器单元晶体管的漏极区域的位线设置成浮置
状态的装置;以及
用于把等于读漏极偏置电位的电位加到被连接到相邻地位于第一
相邻存储器单元晶体管的行的方向的另一侧的第二相邻存储器单元晶
体管的漏极区域的位线的装置。
|
|
|
|
设为首页 | 加入收藏 | 广告服务 | 友情链接 | 版权申明
Copyriht 2007 - 2008 © 科普之友 All right reserved |