|
|
|
|
|
|
|
br> 颁 证 日:
优 先 权:
申请(专利权)人:
深圳市中兴通讯股份有限公司上海第二研究所
地 址:
200233上海市桂林路396号
发 明 (设计)人:
邵士文;刘嵘;李光
国 际 申 请:
国 际 公 布:
进入国家日期:
专利 代理 机构:
代 理 人:
摘要
本发明公开了一种总线-总线快速传输装置,包括核心控制模块、数据存取模块、高速宽位处理器控制接口模块、高速宽位主从或直接内存存取控制接口模块、低速接口处理器或专用芯片控制接口模块、中断控制模块及寄存器;本发明是在64位宽或32位宽高速处理器与8位宽低速接口处理器或专用芯片之间加入一总线-总线数据快速传输装置,两者的数据传输总线不直接相连,而分别与本发明装置相连。当有数据从高速处理器向低速接口处理器或专用芯片传输时,高速处理器先以64位宽或32位宽高速写入总线-总线数据快速传输装置中的数据存取区,然后再由本发明装置以8位宽逐步写入8位宽低速接口处理器或专用芯片。
主权项
权利要求书
1、一种总线—总线快速传输装置,其特征在于,包括核心控制模块、数据
存取模块、高速宽位处理器控制接口模块、高速宽位主从或直接内存存取控制接
口模块、低速接口处理器或专用芯片控制接口模块、中断控制模块及寄存器;
所述核心控制模块:作为整个装置的控制核心,负责整个装置的状态处理、
状态机的迁延、其它模块的管理和协调等;
所述数据存取模块:包括数据存储区、数据驱动器、数据选择器等,输入/
输出数据通过数据驱动器和数据选择器在核心控制模块的控制下存入数据存储
区或从数据存储区取出;
所述高速宽位处理器控制接口模块:作为与高速宽位处理器的接口,使高速
宽位处理器对本装置进行初始化和控制,并完成对低速接口处理器或专用芯片的
直接控制;
所述高速宽位主从或直接内存存取控制接口模块:在高速宽位处理器和低速
接口处理器或专用芯片之间存在大批量数据交换时,产生各种主从或直接内存存
取控制信号,送往核心控制模块;
所述低速接口处理器或专用芯片控制接口模块:作为与低速接口处理器或专
用芯片的控制接口,与核心控制模块、数据存储模块相连;
所述中断控制模块:负责各种中断信号的接收和产生,用于控制高速宽位处
理器的中断;
所述寄存器:接收来自高位处理器的数据,在核心控制模块的控制下,存取
各模块的状态、控制、接收请求及响应。
|
|
|
|
设为首页 | 加入收藏 | 广告服务 | 友情链接 | 版权申明
Copyriht 2007 - 2008 © 科普之友 All right reserved |