|
|
|
|
|
|
取样电平移动电路、两相和多相展开电路以及显示装置<%=id%> |
|
|
|
/0185;H03K5/02;G09G3/36
颁 证 日:
优 先 权:
2001.10.3 JP 307397/2001
申请(专利权)人:
日本电气株式会社
地 址:
日本东京
发 明 (设计)人:
芳贺浩史
国 际 申 请:
国 际 公 布:
进入国家日期:
专利 代理 机构:
中原信达知识产权代理有限责任公司
代 理 人:
穆德骏;关兆辉
摘要
本发明提供一种可以减少端子数量、实现低消耗功率化的电平移动电路以及包括该电平移动电路的展开电路。本发明包括:第一至第三MOS晶体管MP1、MN3、MP2,串联连接在高电位电源和低电位电源之间;电容器C2,与第一、第二MOS晶体管MP1、MN3的连接点连接;第四MOS晶体管MN1,连接在输入端子和第三MOS晶体管MN2的栅极端子之间;电容器C1,与第三MOS晶体管MN2的栅极连接。取样脉冲信号SMP被共通地输入第一、第二MOS晶体管MP1、MN3的栅极,取样脉冲信号SMP的反转信号XSMP被输入第四MOS晶体管MN1的栅极。
主权项
权利要求书
1.一种取样电平移动电路,其特征在于,其构成为,具有:
开关元件,插入输出节点的充电路径中,
开关元件插入上述输出节点的放电路径中,
预充电装置,根据输入的取样控制信号,在初始化期间内,使插
入上述输出节点的充电路径中的上述开关元件导通,将上述输出节点
预充电至高电位电源电压;以及
取样装置,对输入信号电压进行取样,
在上述初始化期间内,根据上述输入的取样控制信号,使上述输
出节点的放电路径保持截止状态,
在由上述输入的取样控制信号规定的输出期间内,与在上述初始
化期间内被取样的上述输入信号电压的逻辑值相对应,使被插入上述
输出节点的放电路径中的上述开关元件导通、截止,当被插入上述放
电路径中的上述开关元件导通时,上述放电路径处于导通状态,被预
充电的上述输出节点进行放电,当被插入上述放电路径中的上述开关
元件截止时,被预充电的上述输出节点不进行放电。
|
|
|
|
设为首页 | 加入收藏 | 广告服务 | 友情链接 | 版权申明
Copyriht 2007 - 2008 © 科普之友 All right reserved |